Postingan

LA Percobaan 3

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal [Kembali] 2. Alat dan Bahan [Kembali] 1.Alat a. Jumper Gambar 2. Jumper b.Panel DL 2203D  c.Panel DL 2203C  d.Panel DL 2203S Gambar 3. Modul De Lorenzo 2.Bahan a. IC 74LS112 (JK filp flop) Gambar 4. IC  74LS112 b. Power DC Gambar 5. Power DC c. Switch (SW-SPDT) Gambar 6. Switch d. Logicprobe atau LED Gambar 7. Logic Probe 3. Rangkaian Simulasi [Kembali] 4. Prinsip Kerja Rangkaian [Kembali]    Percobaan 3a:   Pada percobaan ini, dua jenis IC digunakan, yaitu IC 74193 dan IC 74192, yang memiliki perbedaan utama dalam metode penghitungannya: IC 74193 berfungsi sebagai binary counter yang menghitung dari 0000 hingga 1111 (atau 0 hingga 15), sementara IC 74192 adalah BCD counter yang menghitung dari 0000 hingga 1001 (atau 0 hingga 9). Untuk mengoperasikan kedua counter ini, salah s

LA Percobaan 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal [Kembali] 2. Alat dan Bahan [Kembali] 1.Alat a. Jumper Gambar 2. Jumper b.Panel DL 2203D  c.Panel DL 2203C  d.Panel DL 2203S Gambar 3. Modul De Lorenzo 2.Bahan a. IC 74LS112 (JK filp flop) Gambar 4. IC  74LS112 b. Power DC Gambar 5. Power DC c. Switch (SW-SPDT) Gambar 6. Switch d. Logicprobe atau LED Gambar 7. Logic Probe 3. Rangkaian Simulasi [Kembali] 4. Prinsip Kerja Rangkaian [Kembali]      Percobaan ini melibatkan pembangunan rangkaian counter menggunakan empat JK flip-flop yang dihubungkan secara berurutan, bersama dengan empat logic probe dan dua switch SPDT yang masing-masing terhubung ke terminal S dan R pada setiap JK flip-flop. Rangkaian ini berfungsi sebagai penghitung biner asinkron 4-bit. Hanya flip-flop pertama yang menerima sinyal clock secara langsung.  Setiap

Modul 4: Shift Register dan Seven Segment

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan A. Tugas Pendahuluan 1 B. Tugas Pendahuluan 2 C. Laporan Akhir 2 D. Laporan Akhir 2 *Klik teks untuk menuju Modul IV Shift Register dan Seven Segment 1. Tujuan [Kembali]     1.  Merangkai dan Menguji operasi logika dari counter asyncron dan counter syncronous.                              2.  Merangkai dan Menguji aplikasi dari sebuah Counter 2. Alat dan Bahan [Kembali] Panel DL 2203D   Panel DL 2203C   Panel DL 2203S         4. Jumper 3. Dasar Teori [Kembali] Shift Register Register geser (shift register) merupakan salah satu piranti fungsional yang banyak digunakan dalam sistem digital. Tampilan pada layar kalkulator dimana angka bergeser ke kiri setiap kali ada angka baru yang diinputkan menggambarkan karakteristik register geser tersebut. Register geser ini terbangun dari flip-flop. Register geser dapat digunakan sebagai memori sementar

Synchronus Counter

Gambar
[Kembali ke Menu Sebelumnya] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 2.1. Alat 2.2. Bahan 3. Dasar Teori 4. Percobaan 4.1 Prosedur Percobaan 4.2 Rangkaian Simulasi 4.3. Video 4.4. Kondisi 4.5. Download File 1. Tujuan [kembali] a. Dapat memahami prinsip kerja dari IC 74192 dan IC 74193  b. Dapat mengaplikasikan serta merangkai IC 74192 dan IC 74193 menjadi rangkaian counter 2. Alat dan Bahan  [kembali] 2.1 Alat a.. Jumper Gambar 1. Jumper b.Panel DL 2203D  c.Panel DL 2203C  d.Panel DL 2203S Gambar 2. Modul De Lorenzo 2.2 Bahan (proteus)  [kembali] a. IC 74193(JK filp flop) Gambar 3. IC  74193 b. IC 74192 Gambar 4. IC 74192 c. Power DC Gambar 5. Power DC d. Switch (SW-SPDT) Gambar 6. Switch e. Logicprobe atau LED Gambar 7. Logic Probe 3. Dasar Teori  [kembali] Counter  adalah  sebuah  rangkaian  sekuensial  yang  mengeluarkan  urutan statestate tertentu, yang merupakan aplikasi dari pulsa-pulsa inputnya. Pulsa input dapat berupa pulsa