4.13 CURRENT MIRROR

Sub Chapter 4.13


CURRENT MIRRORS




1. Tujuan [back]

2. Komponen [back]
 
3. Ringkasan Materi [back]

current mirrors adalah jaringan DC dimana arus melalui beban dikendalikan oleh arus dititik lainnya jaringan. artinya jika arus pengendali dinaikan atau diturunkan melalui beban akan berubah ketingkat yang sama

kali ini kita akan menunjukan efektifitas desain tergantung kenyataan kedua transistor memiliki karakteristik yang sama 
asumsikan transistor identik maka didapatkan VBE1 = VBE2 , IB1 = IB2
angkat dasar ke tegangan emitor, dan masing masing arus akan naik kenilai yang sama
karena dasar memancarkan tegangan kedua transistor pada gambar 4.74 parallel maka teganganya harus sama , maka hasilnya IB1 = IB2 pada setiap basis set untuk tegangan emitor

jelas pada gambar 4.74       IB = IB1+IB2
dan jika                                  IB1 = IB2
sehingga                                IB = IB1+IB1=2IB1
jika arus kontrol meningkat maka hasil IB1 akan meningkat, serta VBE1 juga harus meningkat seperti kurva respon 4.75 , begitu juga dengan VBE2 dan IB2 juga akan meningkat hasilnya:

untuk VCC tetap, resistor R dapat digunakan sebagai arus kontrol

jaringan ini memiliki kontrol built-in yang memastikan bahwa variasi arus beban apapun akan akan diperbaiki konfigurasi itu sendiri

perhatikan satu ujung arus beban sedang mencoba untuk meningkat dan pada akhirnya arus beban dipaksa kembali ketingkat aslinya
gambar 4.78 bentuk lain dari cermin saat untuk memberikan impedansi outputyang lebih tinggi, arus kontrol melalui R adalah
dengan asumsi Q1 dan Q2 cocok, kita menemukan bahwa arus output dithan konstan
melihat arus keluar adalah nilai cermin dari arus tetap saat melalui R
pada gambar 4.79 masih bentuk lain dari cermin saat ini , transistor efek lapangan menyediakan arus konstan set pada nilai IDSS, arus ini tercemin , hasil arus melalui Q2 dengan nilai yang sama :

        3a. Example [back]

        3b. Problem [back]

        3c. Pilihan Ganda [back]

4. Rangkaian [back]

1.
2.
3.
4.
5.

5. Video [back]

6. Download File [back]

Komentar

Postingan populer dari blog ini

Tugas Besar

Modul 1: Gerbang Logika Dasar, Monostable Multivibrator, & Flip flop

Komparator Non-Inverting dengan Vref = 0