Tugas Pendahuluan Modul 2 (Percobaan 2 Kondisi 17)




1. Kondisi
[Kembali]
    Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=1.

2. Gambar Rangkaian Simulasi [Kembali]

Gambar Rangkaian Percobaan 2 Kondisi 17

3. Video Simulasi [Kembali]

4. Prinsip Kerja [Kembali]
    Ketika Rangkaian diatur sesuai dengan kondisi yang dipilih, yaitu kondisi ketentuan input B0=1, B1=1, B2=1. Output yang terjadi adalah output Q berlogika 0 dan Q' berlogika 1.
    Pada rangkaian T Flip Flop, ketika input B0 yang terhubung ke kaki R berlogika 0 dan B1 yang terhubung ke kaki S berlogika 1 tetapi pada IC 74LS112 S dan R active low. Maka, didapatkan output berupa kondisi Reset dimana Q=0 dan Q'=1. Saat dipengaruhi oleh input T yang berlogika 1 dan CLK aktif, maka output yang dihasilkan tidak berubah (Q=0 dan Q'=1).

5. Link Download [Kembali]

Komentar

Postingan populer dari blog ini

Tugas Besar

Modul 4: Shift Register dan Seven Segment

Tugas Pendahuluan Modul 4 (Percobaan 1 Kondisi 13)